📜  门| GATE-CS-2015(Set 2)|第65章

📅  最后修改于: 2021-06-29 23:04:10             🧑  作者: Mango

半加法器通过XOR和AND门实现。一个完整的加法器由两个半加法器和一个或门实现。 XOR门的传播延迟是AND / OR门的传播延迟的两倍。 AND / OR门的传播延迟为1.2微秒。通过使用完整的加法器可以实现一个4位的脉动二进制加法器。该4位二进制加法器的总传播时间以微秒为单位
(A) 19.2微秒答案: (A)
说明:波纹进位加法器允许添加两个n位数字。它使用一半和全部加法器。下图显示了使用完整加法器的纹波加法器。

rca-4bit_png让我们首先计算单个1位全加器的传播延迟。 n位全加器的传播延迟为(2n + 2)门延迟。 [有关公式,请参见此]。这里n = 1,因此1位全加器的总延迟为(2 + 2)* 1.2 = 4.8 ms 4个全加器的延迟为= 4 * 4.8 = 19.2 ms

这个问题的测验