📜  门| GATE-CS-2006 |问题8

📅  最后修改于: 2021-06-30 01:48:39             🧑  作者: Mango

您会得到一个自由运行的时钟,其占空比为50%,并且数字波形f仅在时钟的负沿变化。以下哪一个电路(使用时钟控制的D型触发器)会将f的相位延迟180°?
cs20068a
cs20068b
(A) A
(B) B
(C) C
(D) D答案: (C)
说明:我们假设D触发器为负沿触发。
在选项(A)中,在时钟的下降沿,第一个触发器将’f’的补码反相。但是,第一触发器的输出与“ f”具有相同的相位。现在,我们将此输出作为第二个触发器的输入,由“ clk”启用。

因此,我们得到了一个与输入相位相同的双反相输出。因此,A不是正确的选择。

在选项(B)和(D)中,输出反转为’f’。但是,我们希望将“ f”作为输出。
因此,(B)和(D)不能作为答案。

在选项(C)中,第一个触发器由’clk’激活。因此,第一触发器的输出与“ f”具有相同的相位。但是,第二个触发器由“ clk”的补码启用。由于时钟“ clk”的占空比为50%,因此我们得到具有180度相位延迟的输出。

因此,(C)是正确的答案。

如果您在以上文章中发现任何错误,请在下面发表评论。这个问题的测验