📜  门| GATE-CS-2006 |问题 8

📅  最后修改于: 2021-09-26 03:14:26             🧑  作者: Mango

您将获得一个占空比为 50% 的自由运行时钟和一个仅在时钟的负沿发生变化的数字波形 f。以下哪个电路(使用时钟 D 触发器)将 f 的相位延迟 180°?
cs20068a
cs20068b
(一) A
(乙)
(C)
(四)答案: (C)
说明:我们假设 D 触发器是负沿触发的。

在选项 (A) 中,在时钟的负沿期间,第一个触发器反转 ‘f’ 的补码(我们得到 f 作为输出)。
但是,第一个触发器(即 f’)的输出的补码作为第二个触发器的输入给出。

第二个触发器由’clk’ 启用。
第二个触发器的输出是 f’+90 度(因为输出端的 +ve edged clk 延迟了 90 度)。因此 f 延迟了 270 度。
所以,A 不是正确的选项。

按照上述 (A) 中的程序,我们将得到: 在选项 (B) 和 (D) 中,输出为 ‘f’。
但是,我们想要反转 ‘f’ 作为输出。所以,(B)和(D)不可能是答案。在选项 (C) 中,第一个触发器由“clk”激活。
因此,第一个触发器的输出与“f”具有相同的相位。但是,第二个触发器由“clk”的补码启用。

由于时钟“clk”的占空比为 50%,我们得到的输出相位延迟为 180 度。
因此,(C)是正确答案。
这个问题的测验