📝 数字电路教程

207篇技术文档
  数字电路-解码器

📅  最后修改于: 2021-01-08 05:47:58        🧑  作者: Mango

解码器是一种组合电路,具有“ n”条输入线和最多2n条输出线。当启用解码器时,这些输出之一将基于存在的输入组合为高电平有效。这意味着解码器检测到特定代码。启用后,解码器的输出仅是“ n”个输入变量(行)的最小值。2到4解码器令2至4解码器具有两个输入A1和A0和四个输出Y3,Y2,Y1和Y0。下图显示了2到4解码器的框图。使能时,对于每种输入组合,这四个输出之一将为“ 1”,E为“ 1”。 2至4...

  数字电路-编码器

📅  最后修改于: 2021-01-08 05:48:45        🧑  作者: Mango

编码器是执行解码器反向操作的组合电路。它最多具有2n条输入线和’n’条输出线。它将产生一个等效于输入的二进制代码,该输入为高电平有效。因此,编码器使用“ n”位对2n条输入线进行编码。在编码器中表示启用信号是可选的。4对2编码器令4到2编码器具有四个输入Y3,Y2,Y1和Y0以及两个输出A1和A0。下图显示了4到2编码器的框图。在任何时候,这4个输入中只有一个可以为“ 1”,以便在输出处获得相应的...

  数字电路-多路复用器

📅  最后修改于: 2021-01-08 05:49:31        🧑  作者: Mango

多路复用器是一种组合电路,最多具有2n个数据输入,“ n”个选择线和单个输出线。这些数据输入之一将基于选择线的值连接到输出。由于存在“ n”条选择线,因此将有2n个零和一的可能组合。因此,每种组合只会选择一个数据输入。多路复用器也称为Mux。4×1多路复用器4×1多路复用器具有四个数据输入I3,I2,I1和I0,两条选择线s1和s0和一个输出Y。下图显示了4×1多路复用器的框图。这四个输入之一将基...

  数字电路-解复用器

📅  最后修改于: 2021-01-08 05:50:11        🧑  作者: Mango

解复用器是执行复用器反向操作的组合电路。它具有单输入,“ n”个选择线和最多2n个输出。输入将基于选择线的值连接到这些输出之一。由于存在“ n”条选择线,因此将有2n个零和一的可能组合。因此,每种组合只能选择一个输出。 De-Multiplexer也称为De-Mux。1×4解复用器1×4解复用器具有一个输入I,两条选择线s1和s0和四个输出Y3,Y2,Y1和Y0。下图显示了1×4解复用器的框图。根...

  可编程逻辑器件

📅  最后修改于: 2021-01-08 05:51:03        🧑  作者: Mango

可编程逻辑器件(PLD)是集成电路。它们包含一个AND门阵列和另一个OR门阵列。根据阵列的类型,有三种具有可编程功能的PLD。可编程只读存储器可编程阵列逻辑可编程逻辑阵列将信息输入这些设备的过程称为编程。基本上,用户可以对这些设备或IC进行电编程,以便根据要求实现布尔功能。在此,术语编程是指硬件编程,而不是软件编程。可编程只读存储器(PROM)只读内存(ROM)是一种存储设备,可以永久存储二进制信...

  数字电路-阈值逻辑

📅  最后修改于: 2021-01-08 05:51:44        🧑  作者: Mango

在前面的章节中,我们已经使用逻辑门实现了各种组合电路。除“非”门外,其余所有逻辑门均具有至少两个输入和单个输出。类似地,阈值门还包含至少一个输入和仅一个输出。此外,它还包含每个输入的权重和阈值。这些权重和阈值的值可以是任何有限的实数。门槛基础设门限门的输入为X1,X2,X3,…,Xn。这些输入的相应权重为W1,W2,W3,…,Wn。下限门的符号如下图所示。门槛门用一个圆圈表示,它有“ n”个输入X...

  数字时序电路

📅  最后修改于: 2021-01-08 05:52:20        🧑  作者: Mango

我们在前面的章节中讨论了各种组合电路。所有这些电路都有一组输出,这些输出仅取决于当前输入的组合。下图显示了时序电路的框图。该时序电路包含一组输入和输出。时序电路的输出不仅取决于当前输入的组合,还取决于先前的输出。先前的输出仅是当前状态。因此,顺序电路包含组合电路以及存储(存储)元件。一些顺序电路可能不包含组合电路,而仅包含存储元件。下表显示了组合电路和顺序电路之间的区别。Combinational...

  数字电路-闩锁

📅  最后修改于: 2021-01-08 05:52:47        🧑  作者: Mango

根据适合于操作的触发类型,有两种类型的存储元件。锁存器人字拖锁存器对电平敏感的使能信号工作。而触发器是边缘敏感的。我们将在下一章讨论触发器。现在,让我们一一讨论SR锁存器和D锁存器。SR锁存器SR锁存器也称为设置复位锁存器。只要使能E保持为1,该锁存器就会影响输出。 SR锁存器的电路图如下图所示。该电路具有两个输入S和R和两个输出Q(t)和Q(t)’。上级或非门具有两个输入R和当前状态Q(t)’的...

  数字电路-触发器

📅  最后修改于: 2021-01-08 05:53:38        🧑  作者: Mango

在上一章中,我们讨论了闩锁。这些是触发器的基本构建块。我们可以用两种方法实现触发器。在第一种方法中,以这样一种方式级联两个锁存器:对每个正时钟脉冲启用第一个锁存器,对每个负时钟脉冲启用第二个锁存器。这样这两个锁存器的组合就变成了触发器。在第二种方法中,我们可以直接实现对边缘敏感的触发器。在本章中,让我们讨论使用第二种方法的以下触发器。SR触发器D触发器JK触发器T型触发器SR触发器SR触发器仅在正...

  数字电路-触发器的转换

📅  最后修改于: 2021-01-08 05:54:36        🧑  作者: Mango

在上一章中,我们讨论了四个触发器,即SR触发器,D触发器,JK触发器和T触发器。通过包含一些其他逻辑,我们可以将一个触发器转换为其余三个触发器。因此,总共将有十二个触发器转换。请按照以下步骤将一个触发器转换为另一个触发器。考虑所需触发器的特性表。为当前状态和下一个状态的每种组合填充给定触发器的激励值(输入)。所有触发器的激励表如下所示。Present StateNext StateSR flip-...

  数字电路-移位寄存器

📅  最后修改于: 2021-01-08 05:56:03        🧑  作者: Mango

我们知道一个触发器可以存储一位信息。为了存储多个信息位,我们需要多个触发器。用于保持(存储)二进制数据的一组触发器称为register。如果该寄存器能够将位向右或向左移位,则称为移位寄存器。 “ N”个移位寄存器包含“ N”个触发器。以下是基于应用输入和输出访问的四种移位寄存器。串行输入-串行输出移位寄存器串行输入-并行输出移位寄存器并行输入-串行输出移位寄存器并行输入-并行输出移位寄存器串行输入...

  数字电路-移位寄存器的应用

📅  最后修改于: 2021-01-08 05:56:40        🧑  作者: Mango

在上一章中,我们讨论了四种类型的移位寄存器。根据要求,我们可以使用这些移位寄存器之一。以下是移位寄存器的应用。移位寄存器用作并行至串行转换器,它将并行数据转换为串行数据。它在模数转换器(ADC)模块之后的发送器部分使用。移位寄存器用作串行到并行转换器,它将串行数据转换为并行数据。它在数模转换器(DAC)模块之前的接收器部分使用。移位寄存器与一些附加的门产生零和一的序列。因此,它用作序列生成器。移位...

  数字电路-计数器

📅  最后修改于: 2021-01-08 05:57:37        🧑  作者: Mango

在前两章中,我们讨论了使用D触发器的各种移位寄存器和计数器。现在,让我们讨论使用T型触发器的各种计数器。我们知道,T触发器会在时钟信号的每个正沿或时钟信号的负沿切换输出。“ N”位二进制计数器由“ N”个T触发器组成。如果计数器从0到2-1计数,则称为二进制向上计数器。同样,如果计数器从2×− 1递减到0,则称为二进制递减计数器。基于触发器的计数器有两种类型,它们可以同步连接或不同步连接。异步计数...

  数字电路-有限状态机

📅  最后修改于: 2021-01-08 05:58:06        🧑  作者: Mango

我们知道,同步时序电路会根据输入在时钟信号的每个正(或负)跃迁中改变(影响)它们的状态。因此,同步时序电路的这种行为可以以图形形式表示,称为状态图。如果同步时序电路具有有限数量的状态,则也称为有限状态机(FSM)。 FSM有两种类型。状态机摩尔状态机现在,让我们一一讨论这两个状态机。状态机如果输出同时取决于当前输入和当前状态,则称有限状态机为Mealy状态机。下图显示了Mealy状态机的框图。如图...

  数字电路-算法状态机

📅  最后修改于: 2021-01-08 05:58:30        🧑  作者: Mango

每个数字系统都可以分为两部分。这些是数据路径(数字)电路和控制电路。数据路径电路执行诸如存储二进制信息(数据)以及将数据从一个系统传输到另一系统的功能。而控制电路确定数字电路的操作流程。使用状态图很难描述大型状态机的行为。为了克服此困难,可以使用算法状态机(ASM)图。ASM图表类似于流程图。它们用于表示数据路径电路和控制电路要执行的任务的流程。ASM图表的基本组件以下是ASM图表的三个基本组成部...